位置:51電子網 » 技術資料 » 顯示光電

MAAMSS0005 SR觸發器相應輸人端

發布時間:2019/10/16 17:53:46 訪問次數:503

MAAMSS0005當CP=0時,與非門G2和G3被封鎖,其輸出Q2=o3=1,即s=R=1,使輸出鎖存器處于保持狀態,觸發器的輸出o和0不改變狀態。同時,Q2和03的反饋信號分別將Gl和G4兩個門打開,使04=D,01=04=D,D信號進入觸發器,為觸發器狀態刷新做好準各。

當CP由0變1后瞬間,G2和G3打開,它們的輸出Q2和Q3的狀態由G1和G4的輸出狀態決定,即s=Q2=0l=D,R=03=Q4=D,二者狀態永遠是互補的,也就是說s和R中必定有一個是0。由基本sR鎖存器的邏輯功能可知,這時Qn+1=D,觸發器狀態按此前D的邏輯值刷新。

在CP=1期間,由Gl、G2和G3、G4分別構成的兩個基本sR鎖存器可以保證O2、03的狀態不變,使觸發器狀態不受輸入信號D變化的影響。在o=1時,Q2=0,則將G1和G3封鎖。O2至G1的反饋線使G=1,起維持o2=0的作用,從而維持了觸發器的1狀態,稱為置1維持線;而Q2至G3的反饋線使Q3=1,雖然D信號在此期間的變化可能使O4相應改變,但不會改變O3的狀態,從而阻塞了D端輸入的置0信號,稱為置0阻塞線。在Q=0時,03=0,則將G4封鎖,使Q4=1,既阻塞了D=1信號進人觸發器的路徑,又與CP=1,Q2=1共同作用,將Q3維持為0,而將觸發器維持在0狀態,故將o3至G4的反饋線稱為置1阻塞、置0維持線。正因為這種觸發器工作中的維持、阻塞特性,所以稱之為維持阻塞觸發器。

雖然維持阻塞D觸發器的電路結構與圖5.3.2所示電路完兩個電路所實現的邏輯功能是完全相同的,都是在CP脈沖上升沿到兄來后瞬間轉換輸出狀態,將輸人信號D傳遞到o端并保持下去。因此,它們使用同一邏輯符號,特性方程也是一致的,即式(5.3.1)。

典型集成電路,TTL集成電路系列中,7ZIs74和CP74W4內部都有兩個相互獨立的維持阻塞D觸發器,它們的邏輯符號和功能與CMOs系列的7Z1HC/HCT4完全相同,其中74HCt74目前已基本取代了74LS74.74F系列集成邏輯電路是高速TTL電路①,圖5.3.6所示是74F74中一個觸發全不同,但這器的邏輯圖,與圖5.3.3類似,集成電路產品比圖5.3.5的原理電路增加了直接置1端sD和直接置0端RD,SD和RD分別接至三個SR觸發器相應輸人端,在有效信號作用下對觸發器實現可靠地直接預置和清零。

即Fast Advanced schottkey TL系列。






相關IC型號

熱門點擊

推薦技術資料

按鈕與燈的互
現在趕快去看看這個目錄卞有什么。FGA15N120ANTDT... [詳細]


山东11选5专家计划