位置:51電子網 » 技術資料 » D S P

S202S11 D觸發器的特性方程

發布時間:2019/10/16 12:27:43 訪問次數:964

S202S11可見 ,從鎖存器在工作中總是跟隨主鎖存器的狀態變化 ,觸發器因之冠名“主從”。它的輸出狀態轉換發生在CP信號上升沿到來后的瞬問,是如圖5.3.1(b)所示時鐘脈沖上升沿觸發的觸發器。而觸發器的狀態僅僅取決于CP信號上升沿到達前瞬間的D信號,從功能上考慮稱為D觸發器。如果以o″+l表示CP信號上升沿到達后觸發器的狀態,則D觸發器的特性可以用下式來表達

QN+1=D              (5・3・1)

稱為D觸發器的特性方程。它反映了觸發器在時鐘信號作用后的狀態與此前輸入信號D的關系。

典型集成電路,圖5,3.3是以圖5.3,2中電路為基礎構成的集成CMOS D觸發器的內部邏輯電路。由于實際應用中有時需要對觸發器進行異步(即與圖中CP信號無關)復位、置位,所以電路中引入了直接置0端RD和直接置1端sD,這兩個信號經非門緩沖后,送入主鎖存器和從鎖存器。從圖中看出,當TG1、TG4斷開而TG,、TG3導通,即CP=1時,或非門G1和G2構成圖5.2,1(a)所示的基本sR鎖存器,可以把直接置0或置1信號鎖存到Q′和Q′端,進而傳送到O和口端。當TG3斷開,TG4導通,即CP=0時,或非門G3和G4構成基本sR鎖存器,同樣可把直接置0或置1信號鎖存到Q和口端。由圖可見,電路中所有輸出端都設置了輸出緩沖電路,所有輸人端也都設置了輸人緩沖電路,這是新型CMOs集成電路的特點之一,它提高了電路工作的穩定性。為了避免CP脈沖上升沿或下降沿在跨越閾值電平時的噪聲引發觸發器的誤觸發,電路在CP輸入端特別設置了施密特反相器以提高抗干擾能力(施密特電路的抗干擾原理見8.3節)。

         


相關IC型號

熱門點擊

推薦技術資料

業余條件下PC
PGM2702采用SSOP28封裝,引腳小而密,EP3C5E144C8... [詳細]


山东11选5专家计划